跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
English
中文
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
按專業知識、姓名或所屬機構搜尋
ROAD: Improving reliability of multi-core system via asymmetric aging
Yu Guang Chen
, Ing Chao Lin, Jian Ting Ke
電機工程學系
研究成果
:
書貢獻/報告類型
›
會議論文篇章
›
同行評審
5
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「ROAD: Improving reliability of multi-core system via asymmetric aging」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
Increased Reliability
100%
Multicore Systems
100%
Asymmetric Aging
100%
System Lifetime
60%
Negative Bias Temperature Instability
60%
Timing Failures
60%
Time Constraints
40%
Aging
40%
Tight
20%
Performance Degradation
20%
Later Life
20%
Aging Condition
20%
Energy Overhead
20%
Reliability Improvement
20%
Task Assignment
20%
Life Stages
20%
Retiming
20%
Asymmetric Dynamics
20%
Task Graph
20%
Dynamic Voltage
20%
Improvement Framework
20%
Task Order
20%
Dynamic Voltage Frequency Scaling
20%
Voltage Selection
20%
Task Assignment Algorithm
20%
Computer Science
Multicore System
100%
Timing Constraint
40%
Dynamic Voltage
40%
Experimental Result
20%
Performance Degradation
20%
Task Graph
20%