跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
English
中文
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
按專業知識、姓名或所屬機構搜尋
Incorporating hardware-in-the-loop simulation and ADALINE for shunt active power filter design
R. C. Hong, G. W. Chang, C. Y. Chao, Y. b. Chu,
C. I. Chen
電機工程學系
研究成果
:
書貢獻/報告類型
›
會議論文篇章
›
同行評審
總覽
指紋
指紋
深入研究「Incorporating hardware-in-the-loop simulation and ADALINE for shunt active power filter design」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
Filter Design
100%
Human-in-the-loop
100%
Shunt Active Power Filter
100%
Adaptive Linear Neuron (ADALINE)
100%
Compensation Strategy
66%
Digital Signal Processor
33%
Power Factor
33%
Control Strategy
33%
Proposed Strategy
33%
Harmonic Current
33%
Neutral Current
33%
Nonlinear Load
33%
Loop Structure
33%
Active Power Filter
33%
Filter Control
33%
Hardware-in-the-loop
33%
Engineering
Filter Design
100%
Active Power Filter
100%
Compensation Strategy
50%
Digital Signal Processor
25%
Power Factor
25%
Control Strategy
25%
Source Voltage
25%
Three-Phase Source
25%
Harmonics
25%