跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
English
中文
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
按專業知識、姓名或所屬機構搜尋
Design of a Six-stage W-band Low-Noise Amplifier Using a 90-nm CMOS Technology
Rou Yin Huang, Yu Chia Su,
Hong Yeh Chang
電機工程學系
研究成果
:
書貢獻/報告類型
›
會議論文篇章
›
同行評審
1
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「Design of a Six-stage W-band Low-Noise Amplifier Using a 90-nm CMOS Technology」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
1-dB Compression Point
16%
3-dB Bandwidth
16%
90-nm CMOS Technology
100%
Broadband Matching
16%
Chip Size
16%
CMOS Process
16%
Common-source Stage
16%
DC Power Consumption
16%
Figure-of-eight
16%
Gain Enhancement
16%
IIP3
16%
Inductors
16%
Intercept Point
16%
Low Noise Amplifier
100%
Low Power
33%
Minimum Noise Figure
16%
Noise Figure
16%
P1dB
16%
Small-signal Gain
16%
Source Degeneration
16%
Supply Voltage
16%
W-band
100%
Engineering
Db Bandwidth
16%
Db Compression Point
16%
Electric Power Utilization
16%
Low Noise Amplifier
100%
Noise Figure
33%
Signal Gain
16%
Supply Voltage
16%
W-Band
100%