跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
連結會在新分頁中開啟
English
中文
在 國立中央大學 搜尋內容
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
A Low Power 16 Gbps CTLE and Quarter-Rate DFE with Single Adaptive System
Kuo Hsing Cheng
, Chun Yao Chang
, Hong Yi Huang
, Yun Teng Shih
電機工程學系
研究成果
:
書貢獻/報告類型
›
會議論文篇章
›
同行評審
5
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「A Low Power 16 Gbps CTLE and Quarter-Rate DFE with Single Adaptive System」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
Low Power
100%
Gbps
100%
Adaptive Systems
100%
Decision Feedback Equalizer
100%
Continuous-time Equalizer
100%
Quarter-rate
100%
Equalizer
40%
Time Constraints
20%
Power Consumption
20%
CMOS Process
20%
Active Area
20%
Power Efficiency
20%
Least Square Algorithm
20%
Two-period
20%
Lower Error Rates
20%
Low Power Techniques
20%
Adaptive Equalizer
20%
Channel Loss
20%
Optimum Gain
20%
Engineering
Equalizers
100%
Continuous Time
100%
Decision Feedback Equalizers
100%
Adaptive System
100%
Bit Error Rate
16%
Electric Power Utilization
16%
Figure of Merit
16%
Active Area
16%
Least Mean Square
16%
Data Path
16%