跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
English
中文
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
按專業知識、姓名或所屬機構搜尋
A low jitter delay-locked-loop applied for DDR4
Yo Hao Tu,
Kuo Hsing Cheng
, Hsiang Yun Wei, Hong Yi Huang
電機工程學系
研究成果
:
書貢獻/報告類型
›
會議論文篇章
›
同行評審
12
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「A low jitter delay-locked-loop applied for DDR4」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Keyphrases
Delay-locked Loop
100%
Low Jitter
100%
DDR4
100%
Supply Voltage
66%
Gbps
66%
Synchronous Circuit
66%
On chip
33%
Operation Frequency
33%
Dynamic Random Access Memory
33%
CMOS Technology
33%
Input Frequency
33%
Power Dissipation
33%
Peak-to-peak Jitter
33%
Chip Area
33%
Charge Pump
33%
RMS Jitter
33%
Electronic Products
33%
Current Matching
33%
Supply Regulator
33%
Engineering
Locked Loop
100%
Supply Voltage
66%
Frequency Operation
33%
Dynamic Random Access Memory
33%
Energy Dissipation
33%
Input Frequency
33%
Data Rate
33%
Chip Area
33%
Charge Pump
33%
Electronic Product
33%