跳至主導覽
跳至搜尋
跳過主要內容
國立中央大學 首頁
說明與常見問題
English
中文
首頁
人才檔案
研究單位
研究計畫
研究成果
資料集
榮譽/獲獎
學術活動
新聞/媒體
影響
按專業知識、姓名或所屬機構搜尋
A 0.18-μm dual-gate CMOS device modeling and applications for RF cascode circuits
Hong Yeh Chang
, Kung Hao Liang
電機工程學系
研究成果
:
雜誌貢獻
›
期刊論文
›
同行評審
9
引文 斯高帕斯(Scopus)
總覽
指紋
指紋
深入研究「A 0.18-μm dual-gate CMOS device modeling and applications for RF cascode circuits」主題。共同形成了獨特的指紋。
排序方式
重量
按字母排序
Engineering
Signal Model
100%
Measured Result
100%
Mixers (Machinery)
100%
Simulated Result
100%
Low Noise Amplifier
100%
Design Procedure
100%
Scattering Parameters
100%
Nonlinear Model
100%
Subcircuit
100%
Parasitic Element
100%
Keyphrases
Device Application
100%
CMOS Devices
100%
Dual Gate
100%
Device Modeling
100%
Cascode Circuit
100%
Parasitic Elements
40%
Inductance
20%
Nonlinear Model
20%
Low Noise Amplifier
20%
Design Procedure
20%
Large Signal
20%
S-parameters
20%
Sweeping
20%
Large-signal Model
20%
BSIM3
20%
Cascode Configuration
20%
Model Accuracy
20%
Subcircuit
20%
Dual-gate Device
20%
Nonlinear Applications
20%
Distributed Resistance
20%
Substrate Network
20%
Gate Mixer
20%
Gating Model
20%
Load-pull
20%
Material Science
Electronic Circuit
100%
Device Modeling
100%